## **EJERCICIO PROPUESTO TEMA 2**

1. Supóngase el siguiente código ejecutándose en un procesador como el estudiado en clase. En dicho procesador los conflictos de datos y de control se resuelven ambos mediante la inserción ciclos de parada. La latencia de salto es de 2 ciclos.

```
.text 0x00040000
     start: addi $t0, $zero, 8
(1)
(2)
              lui $t1, 0x1080
              ori $t1, $t1, 0xA0
(3)
       bucle: lw $t2, 0($t1)
(4)
(5)
              srl $t2, $t2, 1
              sw $t2, 0($t1)
(6)
              addi $t1, $t1, 4
(7)
              addi $t0, $t0, -1
(8)
(9)
              bne $t0, $zero, bucle
```

a) Identificar los riesgos por dependencia de datos completando la siguiente tabla y especificar en la columna correspondiente el número de ciclos de parada necesarios en cada caso para resolver la dependencia cuando este sea el método empleado para ello. Nótese que el bucle se ejecuta 8 veces.

|          | Registro     | Número de<br>instrucción en<br>que se escribe | Número de<br>instrucción en<br>que se lee | Nº ciclos de<br>parada a<br>insertar |
|----------|--------------|-----------------------------------------------|-------------------------------------------|--------------------------------------|
| Riesgo 1 | <b>\$</b> t1 | 2                                             | 3                                         | 2                                    |
| Riesgo 2 | <b>\$</b> t1 | 3                                             | 4                                         | 2                                    |
| Riesgo 3 | \$t2         | 4                                             | 5                                         | 2                                    |
| Riesgo 4 | \$t2         | 5                                             | 6                                         | 2                                    |
| Riesgo 5 | \$t0         | 8                                             | 9                                         | 2                                    |
|          |              |                                               |                                           |                                      |

b) Calcúlese los ciclos que se emplearían para ejecutar el código y el CPI resultante. Muéstrese en el diagrama instrucciones tiempo adjunto.

|                     | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8 | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |
|---------------------|----|----|----|----|----|----|----|---|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| addi                | LI | DI | EX | M  | ER |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| lui                 |    | LI | DI | EX | M  | ER |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| ori                 |    |    | LI | •  | •  | DI | EX | M | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| lw                  |    |    |    |    |    | LI | •  | • | DI | EX | Μ  | ER |    |    |    |    |    |    |    |    |    |    |    |
| srl<br>sw           |    |    |    |    |    |    |    |   | LI | •  | •  | DI | EX | M  | ER |    |    |    |    |    |    |    |    |
| SW                  |    |    |    |    |    |    |    |   |    |    |    | LI | •  | •  | DI | EX | M  | ER |    |    |    |    |    |
| addi<br>addi<br>bne |    |    |    |    |    |    |    |   |    |    |    |    |    |    | LI | DI | EX | M  | ER |    |    |    |    |
| addi                |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    | Ш  | DI | EX | M  | ER |    |    |    |
| bne                 |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    | LI | •  | •  | DI | EX | M  | ER |
| lw                  |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    | •  | •  | LI | DI |
|                     |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|                     |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|                     |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|                     |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|                     |    |    |    |    |    |    |    |   |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |

| Instrucciones<br>ejecutadas (I) | 3+6*8 = 51                                         |
|---------------------------------|----------------------------------------------------|
| Ciclos de parada (P)            | 4 + 8*(6+2) = 68, el riesgo 2 está fuera del bucle |
| Ciclos totales de ejecución (T) | 51+68+4 = 123                                      |
| СРІ                             | (123-4)/51 = 2.3                                   |

c) Suponiendo que el procesador se halla segmentado en cinco etapas, cuyos retardos son 45ns, 25ns, 35ns, 45ns y 30ns, y que el retardo de los registros de segmento es de 5ns, indíquese cuál sería el periodo de reloj del procesador y su *speedup* (aceleración) respecto al procesador no segmentado.

Ciclo de reloj = 
$$45 \text{ ns} + 5 \text{ns} = 50 \text{ ns}$$

Speedup = 
$$180 \text{ ns} / 50 \text{ ns} = 3.6$$

 $T_{\text{no-segmentado}} = 45 + 25 + 35 + 45 + 30 = 180 \text{ ns}$ 

d) ¿Cuál sería la **productividad real** del procesador, expresada en MIPS, al ejecutar el código anterior? Nota: Partir directamente del resultado del apartado b

Productividad = nº instrucciones ejecutadas/ 123\*50 = 8.29 MIPS

e) ¿Qué se podría esperar en términos de productividad máxima del empleo de un procesador superescalar de 4 vías trabajando a una frecuencia de reloj la mitad de la del procesador anterior?

El incremento de vías a 4 puede incrementar hasta 4 veces la productividad del procesador segmentado.

La disminución de la frecuencia de reloj a la mitad (doble tiempo de ciclo) dividirá por dos la productividad original.

En consecuencia, la productividad resultante sería dos veces mayor a la del procesador segmentado original